Percobaan 1 kondisi 5
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan RS flip flop dan output 8 bit.
2. Gambar Rangkaian Simulasi [Kembali]
3. Video Simulasi
[Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Rangkaian ini merupakan rangkaian counter asynchronous yang mana memiliki output 8 bit yang artinya ada 8 flip flop. Masing-masing flip flop mewakili 1 bit. Terdapat sinyal clock yang dihubungkan pada kaki CLK. Sesuai prinsipnya, counter asycroous ini disebut juga dengan counter serial yang mana flip flop dihubungkan secara seri dengan sinyal clock. Hal ini akan mengakibatkan flip flop akan aktif satu persatu secara bergantian dan sinyal clock akan mengalir dari flip flop yang satu ke yang lainnya. Sehingga output pada logic probenya akan aktif secara bergantian.
Ada 2 buah switch-SPDT yang dihubungkan pada sumber Vcc, artinya logika pada switch ini bernilai 1. Lalu karena logika 1 masuk melewati kaki input R dan S yang mana terdapat gerbang NOT. Maka logika pada flip flop nya akan bernilai R = 0 dan S = 0. Hal ini akan mengakibatkan kondisi tetap dikarenakan R dan S nya berlogika 0. Disini sinyal clock akan mempengaruhi output keluarannya. Jadi output yang terlihat akan sesuai dengan sinyal clock yang masuk. Dan begitu seterusnya flip flop akan aktif bergantian
5. Link Download [Kembali]
Tidak ada komentar:
Posting Komentar