Laporan Akhir 1 Modul 4




1. Jurnal  [Kembali]


      
2. Alat dan Bahan [Kembali]

  • 2.1 Alat

    • Modul De Lorenzo
    1. Panel DL 2203D
    2. Panel DL 2203C
    3. Panel DL 2203S  

    • Jumper

        2.2 Bahan

    • 7474


    • Gerbang Not



    • Gerbang AND



    • Switch (SPDT)

    • Power Supply



    • Logic Probe


    • Ground
3. Rangkaian Simulasi [Kembali]





4. Prinsip kerja rangkaian [Kembali]

Percobaan 1 ini merupakan rangkaian Serial In/Serial Out, Paralel In/Serial Out, dan Paralel In/Paralel Out shift register dengan 4 bit yang artinya ada 4 buah flip flop. Flip flop yang diganakan adalah D flip - flop dan merupakan jenis counter syncronous karena seluruh sumber input terhubung pada sumber CLK. Kaki high SPDT terhubung ke vcc dan kaki low SPDT terhubung ke ground. saat kondisi switch B3 dan B6 = 0, B0 dan B2=1, B1 = X dengan diberikan input masukan secara satu - satu maka output yang dihasilkan pun keluar satu satu, sehingga rangkaian ini disebut jenis rangkaian SISO. Dan saat kondisi B3 dan B6 = X, B0 =1 , B1 dan B2=0 input data yang dimasukkan adalah 1111 dan masuk secara serentak , dapat dilihat pada percobaan output yang dihasilkan pun keluar serentak, sehinggal hal ini disebut sebagai jenis rangkaian PIPO (Paralel In Paralel Out).



5. Video rangkaian [Kembali]




6. Analisa [Kembali]

1. Analisa output yang dihasilkan tiap tiap kondisi ?

    Pada kondisi pertama menghasilkan output dengan prinsip SISO dikarenakan inputnya terhubung seri dan masuk secara bertahap yaitu B1 yang membawa data bitnya lalu output yang tampil di setiap LED aktif secara bergantian. 
    Pada kondisi kedua mengkahasilkan prinsip SIPO karena inputnya seri yang artinya data masuk secara bertahap dan output nya aktif secara serentak yang artinya terpasang paralel. 
    Pada kondisi ketiga menghasilkan output dengan prinsip PISO karena B1=0, B0 dan B2 = , B3 dan B6 =  X yang artinya membawa data 0011 maka untuk inputnya terhubung paralel dan output nya sendiri ditampilkan secara bertahap.
    Pada kondisi keempat menghasilkan output dengan prinsip PIPO karena input dan output nya masuk dan keluar secara serentak

2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan langsung ke flip flop. Bandingkan output yang dihasilkan.

Outputnya akan berbeda karena sinyal yang masuk ke input CLK pada masing masing flip flop hanya 1 dan 0 tergantung sinyal clock. Sedangkan jika terdapat gerbang AND, inputan pada tiap CLK bisa diatur menjadi 0 saja


7. Link Download [Kembali]

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI UNTUK MATA KULIAH ELEKTRONIKA 2020/2021 Oleh : Muhammad Fahrurrozi 2010952042 Dosen Pengampu : Dr. Darwison, M.T. Referen...